

Budapesti Műszaki és Gazdaságtudományi Egyetem Villamosmérnöki és Informatikai Kar Méréstechnika és Információs Rendszerek Tanszék

# Digitális technika VIMIAA01

Fehér Béla BME MIT

# Eddig

- Tetszőleges digitális rendszer:
  - Általános rendszerterv: adatstruktúra + vezérlés
- Processzoros rendszerek:
  - Általános processzor adatstruktúra
    - + ASM alapú egyszerűsített processzor vezérlőegység
  - A vezérlési állapot indirekt megadása:
    - PC (programmemória cím)
      - → programtár olvasás (aktuális utasítás)
      - → dekódolt vezérlő jelek származtatása és végrehajtás
    - Továbblépés: PC = PC +1 vagy esetleg (feltételes) ugrás
- Egységesített adatméret és be-/kimeneti interfészek
- LOAD/STORE működés, külső vagy memória adatok regiszterbe töltődnek használat előtt

# MiniRISC processzor bevezetése

# A MiniRISC processzor diasorozat 1 - 21 dia A processzor működés alapjai

# MiniRISC processzor

#### Felépítése követi az adatstruktúra-vezérlő szemléletet

- Vezérlő: az utasítások beolvasása, feldolgozása és ennek megfelelően az adatstruktúra vezérlése
- Adatstruktúra: műveletek végrehajtása az adatokon



FPGA labor

### MiniRISC processzor blokkvázlata

#### A részletes felépítést lásd a Verilog forráskódban



# MiniRISC processzor Verilog HDL

- A Verilog HDL projekt kicsit "összetettebb" az eddig megismerteknél, de egy teljes processzoros rendszer esetén ez természetes
- A fő komponensek:
   MiniRISC CPU:
   vezérlés + adatstruktúra
   Perifériák:
   Külső, belső egységek
- És ez még csak a HW...



# MiniRISC processzor implementáció

• A szintézis szerint a MiniRISC processzor kb. az FPGA 50%-át foglalja el

| Device Utilization Summary [-]                 |       |           |             |         |
|------------------------------------------------|-------|-----------|-------------|---------|
| Logic Utilization                              | Used  | Available | Utilization | Note(s) |
| Number of Slice Flip Flops                     | 641   | 4,896     | 13%         |         |
| Number of 4 input LUTs                         | 2,321 | 4,896     | 47%         |         |
| Number of occupied Slices                      | 1,414 | 2,448     | 57%         |         |
| Number of Slices containing only related logic | 1,414 | 1,414     | 100%        |         |
| Number of Slices containing unrelated logic    | 0     | 1,414     | 0%          |         |
| Total Number of 4 input LUTs                   | 2,432 | 4,896     | 49%         |         |
| Number used as logic                           | 1,624 |           |             |         |
| Number used as a route-thru                    | 111   |           |             |         |
| Number used for Dual Port RAMs                 | 604   |           |             |         |
| Number used for 32x1 RAMs                      | 64    |           |             |         |
| Number used as Shift registers                 | 29    |           |             |         |
| Number of bonded <u>IOBs</u>                   | 68    | 108       | 62%         |         |
| Number of RAMB16s                              | 10    | 12        | 83%         |         |
| Number of BUFGMUXs                             | 1     | 24        | 4%          |         |
| Number of BSCANs                               | 1     | 1         | 100%        |         |
| Average Fanout of Non-Clock Nets               | 4.15  |           |             |         |

 Az időzítési adatok alapján a szükséges 16MHz-es sebesség bőven teljesül

Timing Summary: -----Speed Grade: -4

> Minimum period: 14.545ns (Maximum Frequency: 68.752MHz) Minimum input arrival time before clock: 8.353ns Maximum output required time after clock: 7.094ns Maximum combinational path delay: No path found

#### MiniRISC assembler

- A MiniRISC processzor felhasználói programjait alacsonyszintű (gépközeli) programnyelven készíthetjük el és fordíthatjuk futtatható bináris kódra.
- Az assembly nyelven megírt programok lefordítása a LOGSYS MiniRISCv2-as assemblerrel lehetséges
- Konkrét programfejlesztési részletek az előadás végén

- Futtatása parancssorból: MiniRISCv2-as filename.s
  - A filename.s assembly forrásfájlt beolvassa és ha nincs benne hiba, lefordítja és generálja a következő fájlokat

• filename.lst assembler listafájl címekkel, címkékkel,

azonosítókkal, utasításkódokkal

• code.hex szöveges fájl a Verilog kódból történő

programmemória inicializáláshoz

• data.hex szöveges fájl a Verilog kódból történő

adatmemória inicializáláshoz

• filename.svf a LOGSYS GUI-val letölthető, a program- és

adatmemória tartalmát inicializáló SVF fájl

• filename.dbgdat a debug információkat tartalmazó fájl

- Az esetleges hibaüzenetek a konzolon jelennek meg
- A MiniRISC assembler a MiniRISC IDE integrált részét képezi, a parancssorból való futtatása ezért nem gyakori, de egy példa kedvéért bemutatjuk.

- Futtatása parancssorból: MiniRISCv2-as filename.s
  - Forrásprogram: demo\_add.s

```
Microsoft Windows [verziószám: 6.1.7601]
Copyright (c) 2009 Microsoft Corporation. Minden jog fenntartva.

d:\DTLab\Lab8\src\MiniRISCv2-as demo_add.s
LOGSYS MiniRISC v2.0 assembler v1.0
Copyright (C) 2013 LOGSYS, Tamas Raikovich
Processing the source file 'demo_add.s'...
Generating the LST file...
Generating the HEX files...
Generating the BUF file...
Generating the DBGDAT file...
LOGSYS MiniRISC v2.0 assembler completed with 0 error(s).

d:\DTLab\Lab8\src\
```

BME-MI:

#### • Fordítás eredménye:

• Generált lista fájl: demo\_add.lst



- A generált memória tárgykód fájlok: code.hex
  - Programmemória kódfájl: code.hex
    - 256 db 16 bites utasításkód
  - Adatmemória kódfájl: data.hex
    - 128 db 8 bites adat
  - A kész kódfájlokat elérhetővé tesszük a Verilog HDL projekt számára (átmásoljuk az ISE projekt könyvtárba)

```
initial
    $readmemh("code.hex", prg_mem, 0, 255);
```

```
initial
    $readmemh("data.hex", data_mem, 0, 127);
```

#### data.hex

```
D000
           20
D101
           14
F100
           00
9103
           00
0000
0000
           00
           00
0000
           00
0000
          00
```

0000

0000 0000 0000

0000

0000

0000

#### A szimulációt támogató fájlok

- A minirisc\_system\_TF.v szimulációs tesztkörnyezet
- A MiniRISC\_alap.wcfg szimulációs hullámforma ablak konfigurációs fájl

#### • A szimuláció menete:

- Az aktuális code.hex és data.hex fájlok bemásolása
- Az ISE átkapcsolása szimulációs módba
- A minirisc\_system\_TF.v fájl kiválasztása
- Az ISim szimulátor indítása viselkedési módban
- Szimulációs idő beállítása 187,5ns-ra == 1 utasítás



- Megfigyelhető a belső működés, tetszőleges részletességgel (de erre ritkán vagyunk kíváncsiak)
  - Vezérlő állapota, PC, IR tartalma
  - A FETCH-DECODE-EXEC ciklus
  - Utasításkód alapján
    - az utasítás mnemonik megjelenítése, disassembler funkció, (bináris kódból utasítás neve, paramétereinek értelmezése), de címkék, azonosítók/változónevek nincsenek
  - ALU operandusok és a művelet eredménye
  - Flagek értéke (Z,C,N,V)
  - Busz adatátvitel paraméterei, iránya és időzítése
  - Elemi perifériák (LD, SW, BT) értékei



- A valódi programok működése jellemzően sokkal hosszabb futásidőt igényel
- Az idődiagram itt nem áttekinthető, nem jelent segítséget, viszont minden részletében megfigyelhető a rendszer, ha szükséges
- Esetleg speciális perifériáknál SW-HW együttes fejlesztése
- Fontosabb egy jó programozói modell, ami a processzor műveleti szintjét, belső állapotát jeleníti meg (PC, program forráskód, regiszterek, memória)

## MiniRISC processzor bevezetése

A MiniRISC processzor diasorozat 22 – 42 dia A processzor programozása

# Digitális technika 9. EA vége